XC3S100E-4TQG144C XC3S100E-4TQG144I XC3S100E-4VQG100C XC3S100E-4VQG100I
Le XILINX QFP Spartan-3 est utiliséLes données de référence sont fournies par les autorités compétentes.IC FPGA de série complète
Le système de détection de l'urine doit être conforme à l'annexe II.
Le système de contrôle de l'équipement doit être équipé d'un système de contrôle de l'équipement.
Les données sont fournies par les autorités compétentes de l'État membre.
Les données de référence doivent être fournies par les autorités compétentes.
| Catégorie | Circuits intégrés (CI) |
| Famille | Embedded - FPGA (Field Programmable Gate Array) est un ensemble de données intégrées dans un système de navigation. |
| Mfr | Xilinx Inc. |
| Série | Spartan-3 XC3S100E XC3S100 |
| Le paquet | Plateau |
| Emballage / boîtier | 208-BFQFP Les produits de base |
| Numéro du produit de base |
Les données de l'échantillon doivent être présentées dans un tableau de bord de l'échantillon. Les données de l'échantillon doivent être présentées dans un système d'échantillonnage. |
Introduction:
La famille Spartan®-3A de Field-Programmable Gate Arrays (FPGA) résout les défis de conception dans la plupart des applications électroniques à volume élevé, à faible coût et à forte intensité d'E/S.La famille de cinq membres offre des densités allant de 50Les FPGA Spartan-3A font partie de la famille étendue Spartan-3A,qui comprennent également le Spartan-3AN non volatile et les FPGA Spartan-3A DSP à densité plus élevéeLa famille Spartan-3A s'appuie sur le succès des familles Spartan-3E et Spartan-3 FPGA antérieures.Ces améliorations de la famille Spartan-3A, combinée à une technologie de procédé éprouvée de 90 nm, offrent plus de fonctionnalités et de bande passante par dollar que jamais auparavant, établissant la nouvelle norme dans l'industrie de la logique programmable.En raison de leur coût exceptionnellement bas, les FPGA Spartan-3A sont idéalement adaptés à un large éventail d'applications d'électronique grand public, y compris l'accès haut débit, les réseaux domestiques, l'affichage/projection et les équipements de télévision numérique.La famille Spartan-3A est une alternative supérieure aux ASIC masqués.Les FPGA évitent le coût initial élevé, les cycles de développement longs et l'inflexibilité inhérente aux ASIC conventionnels, et permettent des mises à niveau de conception sur le terrain.
Caractéristiques:
• Solution logique très peu coûteuse et haute performance pour des applications à haut volume et à faible coût
• L'alimentation VCCAUX à double portée simplifie la conception de la seule tension 3,3 V
• Les modes suspension et hibernation réduisent la puissance du système
• Des broches d'interface SelectIOTM à plusieurs tensions et à plusieurs normes
• Jusqu'à 502 broches d'entrée/sortie ou 227 paires de signaux différentiels
• LVCMOS, LVTTL, HSTL et SSTL avec une seule entrée/sortie
• Signalisation à 3,3 V, 2,5 V, 1,8 V, 1,5 V et 1,2 V
• Disque de sortie sélectionnable, jusqu'à 24 mA par broche
• La norme QUIETIO réduit le bruit des commutations d'E/S
• Compatibilité totale de 3,3 V ± 10% et conformité à l'échange à chaud.
• Taux de transfert de données de plus de 640 Mb/s par I/O différentiel
• LVDS, RSDS, mini-LVDS, HSTL/SSTL avec résistance de terminaison différentielle intégrée
• Soutien amélioré au double débit de données (DDR)
• Prise en charge de la SDRAM DDR/DDR2 jusqu'à 400 Mb/s
• Prise en charge complète de la technologie PCI® 32/64 bits et 33/66 MHz
• Ressources logiques abondantes et flexibles • Densités allant jusqu'à 25 344 cellules logiques, y compris le registre de changement optionnel ou le support de la RAM distribuée
• Multiplexeurs larges et efficaces, logique large
• Logique de transport rapide et prévisible
• Multiplicateurs 18 x 18 améliorés avec pipeline en option
• Port de programmation/débogage JTAG IEEE 1149.1/1532
• Architecture hiérarchique de la mémoire SelectRAM
• Jusqu'à 576 Kbits de RAM de bloc rapide avec possibilité d'écriture par octet pour les applications de processeur
• Jusqu'à 176 Kbits de RAM distribuée efficace
• Jusqu'à huit gestionnaires d'horloges numériques (DCM)
• Élimination de la déviation de l'horloge (boucle verrouillée en retard)
• synthèse de fréquences, multiplication, division
• Changement de phase à haute résolution
• Large plage de fréquences (5 MHz à plus de 320 MHz)
• Huit réseaux d'horloges globales peu biaisées, huit horloges supplémentaires par demi-appareil, plus un routage abondant peu biaisé
• Interface de configuration avec les PROM standard de l'industrie
• Flash PROM en série SPI à faible coût et économe en espace
• un lecteur de fréquence x8 ou x8/x16 BPI parallèle OU flash PROM
• Flash de plateforme Xilinx® à faible coût avec JTAG
• Identificateur ADN unique du dispositif pour l'authentification de la conception
• Chargement de plusieurs flux de bits sous contrôle FPGA
• Vérification du CRC après la configuration
• Support complet du logiciel du système de développement Xilinx ISE® et WebPACKTM ainsi que du kit de démarrage Spartan-3A
• Processeurs intégrés MicroBlazeTM et PicoBlaze
• Emballages QFP et BGA peu coûteux, options sans Pb
• Des empreintes communes facilitent la migration en densité
• Compatible avec certains FPGA non volatils Spartan-3AN
• Compatible avec les FPGAs Spartan-3A DSP à plus haute densité
• La version XA automobile est disponible

