Envoyer le message
Maison > produits > CI FPGA > Circuit intégré de XC6SLX45-2CSG324I XILINX XC6SLX45 FPGA IC

Circuit intégré de XC6SLX45-2CSG324I XILINX XC6SLX45 FPGA IC

Catégorie:
CI FPGA
Prix:
Negotiated
Méthode de paiement:
T/T, Western Union
Caractéristiques
Description:
ENTRÉE-SORTIE 560MBGA D'IC FPGA 404
Catégorie:
Circuits intégrés (IC)
Famille:
Incorporé - FPGAs IC (réseau prédiffusé programmable de champ)
Série:
Virtex
Statut de RoHS:
ROHS3 conforme
Montage du type:
Bâti extérieur
Paquet:
BGA324
Tension - approvisionnement:
2.375V | 2.625V
Statut de partie:
Actif
Nombre de portes:
5000
Nombre d'éléments logiques/de cellules:
404
Numéro de la pièce bas:
XC6SLX45
Surligner:

XC6SLX45-2CSG324I

,

XILINX XC6SLX45 FPGA IC

,

Circuit intégré de XC6SLX45 IC

Introduction

Série XILINX FPGA IC (circuit intégré) de XC6SLX45-2CSG324I XC6SLX45

Caractéristiques :

• Coût bas même, solution performante de logique pour des applications à fort débit et conscientes des coûts

• l'approvisionnement de la Double-gamme VCCAUX simplifie la conception 3.3V-only

• Suspendez, hibernez les modes pour réduire la puissance de système

• Multi-tension, goupilles multistandard d'interface de SelectIO™

• Jusqu'à 502 bornes d'entrée-sortie ou 227 paires de signal différentiel

• LVCMOS, LVTTL, HSTL, et entrée-sortie assymétrique de SSTL

• signalisation 3.3V, 2.5V, 1.8V, 1.5V, et 1.2V

• Commande sélectionnable de sortie, jusqu'à 24 mA par goupille

• La norme de QUIETIO réduit le bruit de changement d'entrée-sortie

• Pleine 3.3V compatibilité du ± 10% et conformité chaude d'échange.

• Taux de transfert des données de 640+ Mb/s par entrée-sortie différentielle

• LVDS, RSDS, mini-LVDS, entrée-sortie différentielle de HSTL/SSTL avec les résistances différentielles intégrées d'arrêt

• Double appui augmenté du débit (RDA)

• Appui de DDR/DDR2 SDRAM jusqu'à 400 Mb/s

• 32-/64-bit entièrement conforme, 33/66 mégahertz d'assistance technologique de PCI®

• Ressources abondantes et flexibles de logique • Les densités jusqu'à 25 344 cellules de logique, y compris le registre à décalage facultatif ou ont distribué l'appui de RAM

• Multiplexeurs larges efficaces, logique large

• La lecture anticipée rapide portent la logique

• 18 x 18 multiplicateurs augmentés avec la canalisation facultative

• Programmation d'IEEE 1149.1/1532 JTAG/corriger le port

• Architecture hiérarchique de mémoire de SelectRAM™

• Jusqu'à 576 Kbits du bloc rapide RAM avec l'octet écrivent permet pour des applications de processeur

• Jusqu'à 176 Kbits de RAM distribué efficace

• Jusqu'à huit directeurs de pendule à lecture digitale (DCMs)

• Élimination oblique d'horloge (boucle verrouillée de retard)

• Synthèse de fréquence, multiplication, division

• Déphaseur à haute résolution

• Grande plage de fréquence (5 mégahertz à plus de 320 mégahertz)

• Huit réseaux globaux d'horloge de bas-biais, huit horloges supplémentaires par demi dispositif, plus le cheminement abondant de bas-biais

• Interface de configuration aux bals d'étudiants industriellement compatibles

• PROM périodique bon marché et qui fait gagner de la place d'instantané de SPI

• parallèle de x8 ou de x8/x16 BPI NI PROM instantané

• Éclair bon marché de plate-forme de Xilinx® avec JTAG

• Identificateur unique d'ADN de dispositif pour l'authentification de conception

• Bitstreams multiples de charge sous le contrôle de FPGA

• vérification de centre de détection et de contrôle de Courrier-configuration

• Appui de logiciel système de développement complet de Xilinx ISE® et de WebPACK™ plus le kit de démarreur de Spartan-3A

• Le  de MicroBlaze™ et de PicoBlaze a enfoncé des processeurs

• Emballage bon marché de QFP et de BGA, options sans Pb

• Les empreintes de pas communes soutiennent la migration facile de densité

• Compatible avec Spartan-3AN choisi FPGAs non-volatile

• Compatible avec un Spartan-3A plus à haute densité DSP FPGAs

• Version des véhicules à moteur de XA disponible

Spécifications :

Catégorie Circuits intégrés (IC)
Famille Incorporé - FPGAs (réseau prédiffusé programmable de champ) IC XC2VP4
Mfr Xilinx Inc.
Série Virtex-2
Paquet Plateau
Part# XC6SLX45-2CSG324I
Nombre de laboratoires/CLBs 100
Nombre d'éléments logiques/de cellules 238
RAM Bits total 3200
Nombre d'entrée-sortie 404
Nombre de portes 5000
Tension - approvisionnement 2.375V | 2.625V
Montage du type Bâti extérieur
Température de fonctionnement 0C | 85C (TJ)

Fiche technique programmable de familles de FPGA de réseaux prédiffusés de champ de XILINX Virtex™ 2,5 V (un certain produit sont obsolète/sous l'obsolescence, bienvenue pour nous contacter par ic@icschip.com pour plus d'information)

Introduction :

Caractéristiques :

Réseaux prédiffusés programmables de champ rapide et à haute densité - densités de 50k aux portes de système de 1M - performances système jusqu'à 200 mégahertz - PCI 66-MHz conforme - de Chaud-permutable pour le PCI compact • Les interfaces multistandard de SelectIO™ - 16 normes d'interface performantes - se relie directement aux dispositifs de ZBTRAM • Circuits intégrés de horloge-gestion - quatre a consacré les boucles retard-verrouillées (DLLs) pour le contrôle avancé d'horloge - quatre filets globaux de distribution d'horloge de bas-biais primaire, plus 24 filets secondaires d'horloge locale • Le système mémoire hiérarchique - LUTs configurable en tant que RAM de 16 bits, RAM à 32 bits, RAM à double accès de 16 bits, ou registre à décalage de 16 bits - 4k-bit à double accès synchrone configurable enfonce - les interfaces rapides aux RAM performantes externes • Architecture flexible qui équilibre la vitesse et la densité - consacrées portez la logique pour l'arithmétique ultra-rapide - l'appui consacré de multiplicateur - chaîne de cascade pour des fonctions de large-entrée - les inscriptions/verrous abondants à l'horloge pour permettre, et double ensemble et remise synchrones/asynchrones - transport interne de 3 états - logique de frontière-balayage d'IEEE 1149,1 - diode de capteur de la Matrice-température • Soutenu par FPGA Foundation™ et les systèmes de développement d'Alliance - soutien complet des bibliothèques unifiées, des macros apparenté placés, et du directeur de conception - large choix des plates-formes de PC et de poste de travail • configuration basée sur SRAM de dans-système - re-programmabilité illimitée - quatre modes 100 • 0,22 μm processus en métal de 5 couches • l'usine 100% a examiné.

Description :

La famille de Virtex FPGA fournit les solutions programmables performantes et de grande capacité de logique. Spectaculaires progressions dans le résultat d'efficacité de silicium d'optimiser la nouvelle architecture pour l'efficacité d'endroit-et-itinéraire et d'exploiter 5 un processus agressif du μm CMOS du couche-métal 0,22. Ces avances rendent Virtex FPGAs des solutions de rechange puissantes et flexibles aux réseaux prédiffusés masque-programmés. La famille de Virtex comporte les neuf membres montrés dans le tableau 1. construisant sur une expérience acquise des générations précédentes de FPGAs, la famille de Virtex représente un pas en avant révolutionnaire dans la conception programmable de logique. Combinant une grande variété de caractéristiques du système programmables, une hiérarchie riche de rapide, ressources flexibles d'interconnexion, et de technologie transformatrice avancée, la famille de Virtex fournit une solution programmable ultra-rapide et de grande capacité de logique qui augmente la flexibilité de conception tout en réduisant le temps-à-marché.

Le Spartan® et les familles de Spartiate-XL FPGA sont une solution à fort débit de FPGA de production qui fournit toutes les conditions principales pour le remplacement d'ASIC jusqu'à 40 000 portes. Ces conditions incluent la haute performance, la sur-puce RAM, les solutions de noyau et les prix que, dans le grand volume, l'approche et sont dans de nombreux cas équivalente pour masquer les dispositifs programmés d'ASIC. En rationalisant l'ensemble spartiate de caractéristique de série, accroissant des technologies transformatrices avancées et se concentrant sur la gestion de coût total, la série spartiate fournit les fonctionnalités clé exigées par ASIC et d'autres utilisateurs à fort débit de logique tout en évitant le coût initial, les longs cycles de développement et le risque inhérent d'ASICs conventionnel. Les spartiates et les familles Spartiate-XL de la série spartiate ont dix membres, suivant les indications du tableau 1. spartiate/Spartiate-XL FPGA comportent la note : Les dispositifs spartiates de série décrits en cette fiche technique incluent la famille 5V spartiate et la famille de 3.3V Spartiate-XL. Voyez les fiches techniques distinctes pour des membres plus avancés pour Spartan Series. • Premier remplacement FPGA d'ASIC pour la production à fort débit avec la sur-puce RAM • Cellules jusqu'à 1862 de logique de densité ou 40 000 portes de système • Ensemble rationalisé de caractéristique basé sur l'architecture XC4000 • Performances système au delà de 80 mégahertz • Le large ensemble d'AllianceCORE et de LogiCORE™ a prédéfini des solutions disponibles • Reprogrammability illimité • Coût bas.

Caractéristiques au niveau système - disponibles dans versions 5V et 3.3V - mémoire de SelectRAM™ de Sur-puce - entièrement PCI conforme - pleine capacité de par relecture pour la vérification de programme et l'observabilité interne de noeud - ultra-rapide consacré portez la logique - capacité interne d'autobus de 3 états - huit réseaux globaux d'horloge ou de signal de bas-biais - logique compatible de balayage de frontière d'IEEE 1149,1 - paquets en plastique de coût bas disponibles dans toutes les densités - compatibilité d'empreinte de pas en paquets communs • Pleinement approuvé par le système de développement puissant de classiques de Xilinx ISE® - cartographie complètement automatique, placement et acheminement des caractéristiques supplémentaires de la famille Spartiate-XL • approvisionnement 3.3V pour la puissance faible avec 5V I/Os tolérant • De mise hors tension entrée • Une plus haute performance • Plus rapide portez la logique • Un réseau ultra-rapide plus flexible d'horloge • Capacité de verrou dans les blocs configurables de logique • Verrou rapide de capture d'entrée • Générateur de fonction facultatif de MUX ou d'entrée 2 sur des sorties • 12 24 de sortie de mA commandes de mA ou • PCI 5V et 3.3V conforme • Balayage augmenté de frontière • Configuration exprès de mode

La famille de Spartan®-3A des réseaux prédiffusés Champ-programmables (FPGAs) résout les défis de conception dans la plupart d'à fort débit, sensible au coût, des applications électroniques d'I/O-intensive. La famille de cinq membres offre des densités s'étendant de 50 000 à 1,4 millions de portes de système, suivant les indications du tableau 1. Les Spartan-3A FPGAs font partie de la famille prolongée de Spartan-3A, qui incluent également le Spartan-3AN non-volatile et le Spartan-3A plus à haute densité DSP FPGAs. La famille de Spartan-3A construit sur le succès des familles premières de Spartan-3E et de Spartan-3 FPGA. Les nouvelles caractéristiques améliorent des performances système et réduisent le coût de la configuration. Ces améliorations de famille de Spartan-3A, combinées avec la technologie transformatrice prouvée de 90 nanomètre, fournissent plus de fonctionnalité et de largeur de bande par dollar que jamais avant, fixant la nouvelle norme dans l'industrie programmable de logique. En raison de leur exceptionnellement coût bas, Spartan-3A FPGAs sont idéalement adaptés à un large éventail d'applications d'électronique grand public, y compris l'accès à bande large, la mise en réseau à la maison, l'affichage/projection, et le matériel de télévision numérique. La famille de Spartan-3A est une alternative supérieure à masquer a programmé ASICs. FPGAs évitent le coût initial élevé, les cycles de développement prolongés, et l'inflexibilité inhérente d'ASICs conventionnel, et de surclassements de conception de champ d'autorisation.

Produits connexes :

Spartan-3A FPGA Statut

XC3S50A Production

XC3S200A Production

XC3S400A Production

XC3S700A Production

XC3S1400A Production

XC3S50A – 4 message publicitaire mince même du paquet plat de quadruple de goupille de la représentation VQ100/VQG100 100 de norme (VQFP) C (0°C à 85°C)

XC3S200A – 5 paquet plat de quadruple mince de goupille de haute performance (seul commercial) TQ144/TQG144 144 (TQFP) I industriel (– 40°C 100°C) à la rangée mince de grille de boule de Fin-lancement de boule de XC3S400A FT256/FTG256 256 (FTBGA)

Rangée de grille de boule de Fin-lancement de boule de XC3S700A FG320/FGG320 320 (FBGA)

Rangée de grille de boule de Fin-lancement de boule de XC3S1400A FG400/FGG400 400 (FBGA)

Rangée de grille de boule de Fin-lancement de boule de XC3S1400A FG484/FGG484 484 (FBGA)

Rangée de grille de boule de Fin-lancement de boule de XC3S1400A FG676 FGG676 676 (FBGA)

XC3S 50(2) 50K 1 728 16 12 192 12K 72K 4 2 124 56

XC3S 200(2) 200K 4 320 24 20 480 30K 216K 12 4 173 76

XC3S 400(2) 400K 8 064 32 28 896 56K 288K 16 4 264 116

XC3S 1000(2) 1M 17 280 48 40 1 920 120K 432K 24 4 391 175

XC3S1500 1.5M 29 952 64 52 3 328 208K 576K 32 4 487 221

XC3S2000 2M 46 080 80 64 5 120 320K 720K 40 4 565 270

XC3S4000 4M 62 208 96 72 6 912 432K 1,728K 96 4 633 300

XC3S5000 5M 74 880 104 80 8 320 520K 1,872K 104 4 633 300

Pour plus d'informations sur la disponibilité courante de la famille de Spartan-3A FPGA, sentez-vous svp libre pour nous contacter.

Envoyez le RFQ
Courant:
Nombre de pièces:
5PCS